亚洲综合伊人,成人欧美一区二区三区视频不卡,欧美日韩在线高清,日韩国产午夜一区二区三区,大胆美女艺术,一级毛片毛片**毛片毛片,你瞅啥图片

您當(dāng)前的位置是:  首頁(yè) > 技術(shù) > 技術(shù)動(dòng)態(tài) >
 首頁(yè) > 技術(shù) > 技術(shù)動(dòng)態(tài) > AMD第二代3D緩存處理器細(xì)節(jié)分享:Chiplet芯片仍采用7nm工藝 初代3D V-Cache峰值帶寬為2TB/s

AMD第二代3D緩存處理器細(xì)節(jié)分享:Chiplet芯片仍采用7nm工藝 初代3D V-Cache峰值帶寬為2TB/s

2023-03-05 14:22:10   作者:   來(lái)源:IT之家   評(píng)論:0  點(diǎn)擊:


  3 月 5 日消息報(bào)道,得益于顛覆性的 3D 芯片堆疊技術(shù),AMD Ryzen 9 7950X3D 已成為目前最強(qiáng)的游戲處理器之一,但奇怪的是,該公司在發(fā)布 Ryzen 7000X3D 時(shí)沒(méi)有提到任何關(guān)于其新的第二代 3D V-Cache 細(xì)節(jié)。

  AMD 在最近的一次技術(shù)會(huì)議上向外媒分享了一些細(xì)節(jié)。據(jù)介紹,這顆 Chiplet 芯片仍采用 7nm 工藝,但峰值帶寬提高到了 2.5 TB / s,而初代 3D V-Cache 峰值帶寬為 2TB /s。

  此外,我們還拿到了 AMD Ryzen 7000 處理器的新型 6nm I / O 芯片的新圖片和參數(shù)。

  總的來(lái)說(shuō),AMD 第二代 3D V-Cache 技術(shù)比第一代技術(shù)再次向前邁出了一大步。

  首先,AMD 的 3D V-Cache 技術(shù)將一顆額外的 L3 SRAM 芯片直接堆疊在計(jì)算芯片 (CCD) 芯片的中心,從而將其與溫度較高的核心隔離開(kāi)來(lái)。這顆芯片為它帶來(lái)了 96MB 3D 緩存,從而提高了對(duì)延遲敏感類(lèi)應(yīng)用程序的性能表現(xiàn),比如游戲。

  AMD 在 2023 年國(guó)際固態(tài)電路會(huì)議 (ISSCC) 上展示了一些關(guān)于第二代 3D V-Cache 實(shí)現(xiàn)的新技術(shù),并就 Zen 4 架構(gòu)進(jìn)行了演示。

  AMD 上一代 3D V-Cache 將 L3 SRAM 芯片堆疊在 7nm Zen 3 CCD 上,而新一代的 L3 SRAM 芯片依然堅(jiān)持采用了 7nm 工藝,但它需要堆疊在更小的 5nm Zen 4 CCD 上。這就造成了尺寸不匹配,因此需要進(jìn)行一些修改,最終大幅提高了其晶體管密度。

  

  第二代芯片 第一代芯片 5nm Zen 4 CCD 7nm Zen 3 CCD
尺寸 36mm2 41mm2 66.3mm2 80.7mm2
晶體管數(shù) 約 47 億 47 億 65.7 億 41.5 億
晶體管密度 約 1.306 億 約 1.146 億 約 9900 萬(wàn) 約 5140 萬(wàn)

 

  與之前一樣,這顆額外的 L3 SRAM 緩存帶來(lái)了 4 個(gè) clock 的時(shí)鐘信號(hào)延滯,但 L3 芯片和基本芯片之間的帶寬增加到 2.5 TB / s,比之前的 2 TB / s 提高了 25%。

  這顆 L3 SRAM 芯片通過(guò)兩種類(lèi)型的 TSV 硅通孔連接到基礎(chǔ)模芯片部分。其中 Power TSV 負(fù)責(zé)傳輸能量,Signal TSV 負(fù)責(zé)傳輸數(shù)據(jù)。

  在第一代 L3 SRAM 芯片設(shè)計(jì)中,兩種類(lèi)型的 TSV 都位于基礎(chǔ)芯片的 L3 區(qū)域,然而隨著 5nm 工藝的改進(jìn),基礎(chǔ)芯片上的 L3 緩存部分的面積現(xiàn)在有所減少。因此,即使 7nm 的 L3 SRAM 芯片面積更小,它現(xiàn)在也與 L2 緩存 (前一代只重疊了 L3 緩存部分) 發(fā)生重疊,所以 AMD 不得不改變基本芯片和 L3 SRAM 芯片中的 TSV 連接設(shè)計(jì)。

  隨著基礎(chǔ)芯片上 5nm L3 高速緩存部分晶體管密度增加,AMD 不得不將 Power TSV 從 L3 擴(kuò)展到 L2 區(qū)域。

  對(duì)于基礎(chǔ)芯片,AMD 在 L3 緩存、數(shù)據(jù)路徑和控制邏輯上實(shí)現(xiàn)了 0.68 倍的有效面積縮放(與舊的 7nm 芯片相比),因此 L3 緩存中 TSV 物理空間更小。

  Signal TSV 依然保留在基礎(chǔ)芯片上的 L3 緩存區(qū)域內(nèi),但 AMD 通過(guò)應(yīng)用從第一代設(shè)計(jì)中學(xué)到的知識(shí)以及 DTCO 改進(jìn),將 L3 緩存中的 TSV 區(qū)域縮小了 50%,以減少新接口設(shè)計(jì)中的額外電路。

  提醒,AMD 的 3D 芯片堆疊技術(shù)基于 臺(tái)積電的 SoIC 技術(shù),而臺(tái)積電的 SoIC 是無(wú)凸點(diǎn)的設(shè)計(jì),這意味著兩個(gè)芯片之間的連接不會(huì)使用微凸塊或焊料。AMD 表示,它使用了相同的基本鍵合 / 粘合工藝,并進(jìn)行了持續(xù)的工藝和 DTCO 改進(jìn),但最小 TSV 間距并未改變。

  此外,L3 SRAM 小芯片也與 CPU 內(nèi)核保持在同一功率區(qū)域,因此無(wú)法獨(dú)立調(diào)整。也正因?yàn)殡妷翰荒艹^(guò)~1.15V,所以配備緩存的小芯片的頻率也不會(huì)太高。

  

  6nm I / O 芯片-Ryzen 7000 12nm I / O 芯片- Ryzen 5000 6nm I / O 芯片 EPYC
尺寸 117.8mm2 125mm2 386.88mm2
晶體管數(shù) 33.7 億 20.9 億 110 億
晶體管密度 ~2860 萬(wàn) ~1670 萬(wàn) ~2980 萬(wàn)

【免責(zé)聲明】本文僅代表作者本人觀(guān)點(diǎn),與CTI論壇無(wú)關(guān)。CTI論壇對(duì)文中陳述、觀(guān)點(diǎn)判斷保持中立,不對(duì)所包含內(nèi)容的準(zhǔn)確性、可靠性或完整性提供任何明示或暗示的保證。請(qǐng)讀者僅作參考,并請(qǐng)自行承擔(dān)全部責(zé)任。

相關(guān)閱讀:

評(píng)論排行

專(zhuān)題

CTI論壇會(huì)員企業(yè)